Press Release...


 

Leopard Logic사의 『Gladiator™ CLD™』-
차세대 프로그래머블 로직 디바이스

FPGA의 유연성과 ASIC의 효율성을 결합한 시장 최초의 솔루션

 

CUPERINO, CALIF - 2004년 1월 26일 --- Leopard Logic(www.leopardlogic.com)社는 업계 최초로 ASIC과 FPGA 기술의 장점을 동시에 지원하는 혁신적인 구조를 갖는 재구성 가능한 로직 제품 『Gladiator™ CLD™』 제품 군을 출시했다.

시스템 설계자들은 FPGA와 같이 설계를 즉시 변경할 수 있으면서, 설계 내에서 변경되지 않는 부분에 대해 효율적인 ASIC과 같은 구조로 고정 시킬 수 있게 되었다. 그 결과 여타의 솔루션보다 훨씬 저렴한 가격으로 초고속 설계, 저 전력소모 그리고 빠른 설계 변경을 할 수 있는 새로운 표준을 제시하게 됐다.

Gladiator 제품 군은 최대 2천5백만 게이트의 로직과 10메가 비트의 온-칩 메모리 제품까지 다양한 종류의 제품 군으로 구성되어있다. 이미 정의된 기능에 의해 제한되지 않기 때문에 Gladiator 제품은 고속의 처리가 필요한 많은 부분을 프로그램 가능한 마스크영역(MP)에 설계함으로써, 고객들의 특정 적용분야에 있어서 핵심 부품이 될 수 있을 것이다. 또한 필드 프로그래밍 블록(FP)을 사용하여 추가적으로 설계 변경을 할 수 있어서, 새로운 비트 스트림을 디바이스에 간단히 다운로딩 함으로써 횟수에 관계없이 설계 변경이 가능하다. MP와 FP 블록은 동일한 구조를 갖고 있어서, Leopard Logic사의 설계 툴을 사용하여 언제든지 재 배치할 수 있다.

ASIC 벤더의 백엔드 공정 의존성을 없애고, 단일 마스크 레이어 구조로 NRE 비용을 최소화 하며, 필드에서의 프로그램가능성을 제공함으로써 디자인 리스크를 최소화 해주는 Gladiator 제품 군은 오늘날 초고속의 처리를 요구하는 액세스/엣지 네트웍, SAN 그리고 이동통신 시장에서 최적의 제품으로 인정 받을 수 있을 것이다.

“고객들은 긴 제조기간과 적은 유연성으로 인한 위험성을 갖고 있는 ASIC과 속도와 전력소모에서 설계 요구 조건을 만족시키지 못하는 FPGA 사이에서 어떤 것을 사용해야 하는 고민에 빠지는 경우가 많다. FPGA의 유연성과 ASIC의 효율성을 결합함으로써, Gladiator 제품 군은 이러한 고민에 빠진 고객이 선택할 수 있는 최적의 솔루션이다. 500MHz의 시스템 스피드, 고속의 메모리와 I/O, 그리고 단일 칩 상의 초고속 DSP 기능을 제공함으로써, Gladiator 제품 군은 현 시대의 가장 어려운 문제를 해결해 줄 수 있게 됐다. 또한, Gladiator 제품 군은 고객들이 빠른 설계 변경 시간으로 시장에 능동적으로 대처함으로 빠른 시간 내에 이익을 창출할 수 있도록 도움을 준다” 라고 Leopard Logic사의 President겸 CEO인 Chris Phillips씨는 말한다.

 

Market

오늘날 시스템 레벨의 유연성을 제공하면서, 높은 집적도와 빠른 성능을 얻을 수 있는 방법은 ASIC과 FPGA를 같이 사용하는 방법 외에는 없다. 그러나, 이런 방법은 높은 전력 소모와 보드상에 많은 영역을 필요로 하며 고가의 시스템 적용비용을 요구한다. 이에 따라 보드 상의 디바이스 간에 병목현상과 설계 분배로 인해 많은 제약을 받을 수 밖에 없게 된다.

Gladiator CLD 제품은 동일한 칩 내부에 FPGA 구조를 집적함으로 빠른 제품성능과 낮은 전력소모를 동시에 제공해준다. 아울러 Gladiator CLD 제품은 FPGA가 갖는 빠른 설계 기간과 적은 초기 투자 비용으로 1천 개에서 1십만 개의 생산 규모를 갖는 제조 부분에 특히 탁월한 가격 경쟁력을 제공한다.

In-Stat/MDR 사가 조사한 바에 따르면 Embedded FPGA 기술이 적용되는 시장 규모는 매년 115%의 성장률로 급속히 증가, 2007년에는 $650M의 시장 규모를 갖게 될 것으로 예상된다.

“급격히 증가하는 가격과 긴 설계 기간 때문에 많은 회사들이 ASIC을 사용하지 않고 있다. 사용하지 않는다. FPGA 시장은 이런 부분에서 이윤을 얻고 있다. 지난 수년간을 보면, 하드와이어 된 로직과 Embedded FPGA가 결합된 하이브리드 디바이스 시장이 빠르게 증가하고 있다”라고 In-Stat/MDR사의 수석 Analyst인 Jerry Worchel는 말한다.

 

Technology

Leopard Logic사는 업계 최초로 계층적 구조의 직결 버퍼된 point-to-point 연결 구조에 있어서 특허 기술을 보유하고 있으며, 이로써 Gladiator 제품은 속도, 효율, 그리고 예측 가능성과 신뢰도 있어서 우수성을 제공해준다. SRAM 구조의 HyperBlox FP 구조는 안정된 스탠더드 로직 공정을 사용하고 사용자에 의해서 언제든지 다시 프로그램 할 수 있다. HyperBlox MP 구조는 정확히 같은 로직셀을 사용하고 단지 SRAM으로 하는 연결만을 단층의 마스크로 대신함으로써 현저히 증가된 용량, 보다 향상된 속도 그리고 적은 전력 소모를 제공한다.

HyperBlox MP와 FP 구조는 최적화 된 메모리와, 곱셈 누산기(Multiply-Accumulate) 그리고 유연성을 갖는 고속의 I/O로 결합돼 있어, 사용자의 모든 설계요구를 만족시켜 준다. Leopard Logic사의 통합된 설계 환경은 설계자가 타이밍을 맞추기 위하여 오래 시간 설계를 반복하거나 ASIC으로 전환시에 기술의 차이에 따라 타이밍이 틀려지는 문제(DSM) 없이 빠른 설계 검증 방법을 제공해 준다.

 

Gladiator CLD6400

Gladiator 제품 군의 첫 번째 제품인 CLG6400은 640만 게이트의 로직과 2.3Mb의 온 칩 메모리 그리고 800개의 I/O를 제공한다. 500MHz 시스템 스피드로 동작하는 CLD6400은 32GMAC/초의 DSP 성능을 가지며, 16개의 온 칩 PLL/DLL로 전체 클록을 구동하고 고속의 인터페이스와 5와트의 최대 전력 사용량을 자랑한다. CLD6400은 TSMC의 0.13미크론 CMOS 공정의 300mm 웨이퍼를 사용하여 제조돼 빠른 속도와 신뢰도 그리고 낮은 가격을 함께 제공 한다.

 

설계 공정

사용자는 개발 툴인 ToolBlox와 디자인 키트를 사용, FPGA처럼 설계하고, 검증할 수 있다. 이러한 설계 공정은 MP 구조를 위한 Bitmap과 FP 구조를 위한 BitStream을 생성해 준다. BitMap은 Leopard Logic사로 보내져서, 4주안에 샘플 제품을 받을 수 있게 된다. 그 다음에 BitStream이 JTAG이나 직렬 PROM을 통해 CLD 제품에 로딩된다. 제품의 테스트는 내장 자체 테스트(BIST)와 스캔 회로를 사용하여 사용자가 테스트할 수 있다. 일단 설계가 검증되면, 고객은 수주 내에 양산에 들어갈 수 있게 된다.

 

Design Flow

필드에서 재 구성이 가능하지 않고, ASIC 벤더에 의한 백엔드 공정이 필요한 Structured ASIC과는 달리, Gladiator 제품은 FPGA와 같은 디자인 플로우를 갖고 있어서, 셀 구조의 ASIC, 게이트 어레이 또는 Structured ASIC에서 발생하는 긴 시간의 타이밍 조절이 필요 없다. 이렇듯 Leopard Logic사의 견고한 ToolBlox 설계 툴은 최첨단의 설계 툴로써 기존의 검증된 설계 방식을 사용, 제조업체가 즉각적인 생산에 들어갈 수 있도록 해 준다.

 

A Complete Solution

Gladiator CLD 디바이스를 빠르고 성공적으로 실행하기 위해, Leopard Logic의 고객들에게는 Gladiator 디바이스로의 통합을 위한 권한이 미리 부여되어, 전연(leading edge) third party IP core를 이용할 수 있다. IP alliance의 창립 멤버들은 Amphion Semiconductor, Eureka Technology, Mentor Graphics Inventra, 그리고 Modelware 등이다.

“우리는 Gladiator CLD 제품에 대한 고객들과 파트너사들의 긍정적인 피드백을 받게 되어 기쁘게 생각한다. Gladiator CLD는 고성능, 고유의 IP 보호기능, 그리고 빠른 타임 투 머니 등을 특징으로, 진보된 IP 솔루션을 위한 이상적인 딜리버리 플랫폼을 실현시켜 준다. 우리의 IP와 채널 파트너들의 강력한 지원으로 이제 우리는 고객들이 Gladiator CLD 디바이스를 즉각적으로 채택할 수 있는 지원이 가능해졌으며, 고객들에게 검증된 IP에 대한 탁월한 선택의 기회를 제공할 수 있게 됐다.”고 Leopard Logic의 sales & marketing 부사장이 말했다.

 

Leopard Logic社에 대하여

Leopard Logic(www.leopardlogic.com)은 美 캘리포니아 주에 본사를 두고 있는 팹리스 반도체 업체이다. 지난 2000년에 설립된 Leopard Logic社는 ASIC과 FPGA 기술을 싱글 디바이스로 결합한 새로운 개념의 FPGA 제품군 『Gladiator CLD』을 제공한다. 두 기술의 결합으로 성능향상과 저전력, 그리고 보드공간 절약이라는 성과를 통해 FPGA나 ASIC 각각 단일제품만을 사용했을 때보다 획기적인 가격 절감을 가져다 준다. 이 디바이스는 네트워킹, 스토리지, 와이어리스, 그리고 디지털 컨슈머 등 유연성 있는 로직 솔루션을 요구하는 광범위한 시장에 적용될 수 있다.

  Send to a colleague | Print this document